TT-Ascalon™
고성능 범용 제어
Ascalon은 Tenstorrent의 고성능 RISC-V CPU 로드맵의 첫 세대를 대표합니다. 이는 단순한 프로세서를 넘어, RISC-V 기술을 발전시키고 차세대 고성능 컴퓨팅 시대를 열고자 하는 저희의 헌신을 증명하는 것입니다. Apple, Tesla, Arm, AMD와 같은 업계 선두 기업 출신의 설계자들이 설계한 Ascalon은 비할 데 없는 성능을 제공하도록 제작되었습니다. Ascalon을 통해 Tenstorrent는 업계의 새로운 기준을 세우고 있습니다.

64-bit Out-of-Order Superscalar CPU
Tenstorrent의 Ascalon은 RVA23을 준수하는 64비트 Out-of-Order 슈퍼스칼라 CPU로, 면적 및 전력 효율성을 유지하면서 최고 수준의 성능을 제공합니다.
RVA23 준수
최신 RISC-V 아키텍처 사양 준수.
Advanced Branch Predictors
성능 향상을 위한 추측 실행 강화.
256-bit Vector Data Path
과중한 워크로드를 위한 고속 병렬처리 지원.
High Performance memory Sub-system
신속한 데이터 액세스와 효율적인 메모리 관리에 최적화 되었습니다.
Advanced Security, RAS, and Debug Features
강력한 보안 프로토콜을 통해 신뢰성, 가용성, 서비스 용이성이 보장되는 운용.

실용 RISC-V
Ascalon의 에뮬레이션 및 검증 스택을 사용하면 첫 실리콘 생산 전에 실제 워크로드를 테스트할 수 있습니다. 코어/캐시 구성에 적용할 만큼 유연하며, 실리콘 생산 후 디버그를 할 수 있을 만큼 견고합니다.
Emulation
즉시 Ascalon에서 워크로드를 테스트해 보세요. 다양한 코어 및 캐시 구성에 대한 유연한 에뮬레이션 지원과 바로 사용 가능한 오픈 소스 소프트웨어 툴체인이 준비되어 있습니다.
Validation (Post-Silicon Ecosystem)
Ascalon의 Design-for-Debug (DfD) 툴은 하드웨어 초기 구동, 소프트웨어 개발, 튜닝을 간소화하며, Core Logic Analyzer 및 Debug Signal Trace와 같은 표준 및 독점 디버깅 기능을 모두 제공합니다.
오픈 소스, RISC-V 지원

Reference Models
Whisper
Whisper는 RISC-V 코어 검증에 핵심적인 역할을 하는 오픈소스 RISC-V 명령어 세트 시뮬레이터(ISS)입니다. 또한 개발자들이 RISC-V 하드웨어 없이도 RISC-V 코드를 실행할 수 있는 환경을 제공합니다.
Reference Models
Whisper
Whisper는 RISC-V 코어 검증에 핵심적인 역할을 하는 오픈소스 RISC-V 명령어 세트 시뮬레이터(ISS)입니다. 또한 개발자들이 RISC-V 하드웨어 없이도 RISC-V 코드를 실행할 수 있는 환경을 제공합니다.



OCELOT
Ocelot은 비준된 벡터 확장에 대한 지원을 통합한 Berkeley-Out-of-Order Machine(BOOM) 기반의 오픈 소스 비순차적 RISC-V 프로세서입니다. 오픈 소스 개발자 커뮤니티와 함께 Ocelot에 기여함으로써 RISC-V 생태계를 확장하는 데 도움이 됩니다. 저희는 자체 실리콘에 오픈 소스 설계 구성 요소를 사용하게 된 것을 자랑스럽게 생각합니다.
올림
지금 바로 저희 IP 팀에 연락하여 TT-Ascalon™, Tensix Neo, Open Chiplets 등에 대해 자세히 알아보세요.